搜索

中国航空工业集团公司北京长城航空测控技术研究所《测控技术》杂志社版权所有
地址:北京市亦庄经济技术开发区经海二路航空工业科技商务园9号楼 邮编:101111 
编辑部:010-65667497;
广告部:010-65667357;

发行部:010-65667497;
网管部:010-65667357;

扫码关注微信公众号

本网站为《测控技术》指定官方网站

Coypright◎2012-2018 北京长城航空测控技术研究所      京ICP备09097201号-2

按应用领域分类

按应用领域分类

按应用领域分类

测控技术

新思科技IC Validator在AMD EPYC处理器支持的Azure虚拟机上运行
Teledyne e2v 为下一代 3D 视觉系统推出无比灵活的高分辨率 ToF 传感器
研华新推WISE-PaaS/IoTSuite,打造工业物联网通用平台基座
泓格继电器输出扩充卡新品上市:XV119
泰克推出百万纪念款X系列示波器,传承品牌精髓,致敬中国创新
Maxim Integrated发布最新基础模拟收发器
Pickering Interfaces公司推出仅占一个PXI槽位的多功能LVDT/RVDT/Resolver仿真模块
电气化的未来正在展开
发布时间:
2020-09-22 10:10

知识工程

微视频

元脑生态伙伴发布业内首个HEIF图像高质量压缩FPGA加速方案
研华科技于2020中国国际服贸会展出最新8K视频影像解决方案
实现安全的自动驾驶的取舍迫在眉睫
如何克服复杂待测件在生产测试中的挑战
集智达基于国产化可信计算和安全增强技术的应用案例
聪泰科技与研华合作,将边缘AI运算应用到远程医疗
源响应测试(Source-Response-Testing):兼具AWG与数字化仪于一体的设备
Analog Devices和Laird Thermal Systems TEC产品为激光系统打造热管理解决方案

测控技术

知识工程

微视频

元脑生态伙伴发布业内首个HEIF图像高质量压缩FPGA加速方案
研华科技于2020中国国际服贸会展出最新8K视频影像解决方案
实现安全的自动驾驶的取舍迫在眉睫
如何克服复杂待测件在生产测试中的挑战
集智达基于国产化可信计算和安全增强技术的应用案例
聪泰科技与研华合作,将边缘AI运算应用到远程医疗
源响应测试(Source-Response-Testing):兼具AWG与数字化仪于一体的设备
Analog Devices和Laird Thermal Systems TEC产品为激光系统打造热管理解决方案

测控技术

知识工程

微视频

中国航空工业集团公司   中航高科智能测控有限公司  北京瑞赛长城航空测控技术有限公司   中国航空工业技术装备工程协会  中国航空学会

中国航空工业集团公司北京长城航空测控技术研究所 《测控技术》杂志社版权所有
地址:北京市亦庄经济技术开发区经海二路航空工业科技商务园9号楼 邮编:101111 
编辑部:010-65667497;
广告部:010-65667357;

发行部:010-65667497;
网站管理部:010-65665345

PCI-SIG协会发布PhyTest Spec,指出PCIe5测试无需同时捕获数据和时钟

浏览量
【摘要】:
PCIe官方组织PCI-SIG协会在2020年2月27日发布了PCIe Gen5的首版Phy Test Spec规范V0.3,其中列举了PCIe Gen5的System和Addin Card物理层测试所需的测试项,特别需要强调的是,规范明确指出PCIe Gen5 System发送端测试将不再使用双端口(Dual-port)的方式进行,不再需要将data和clock同时接入示波器进行测试!

 泰克科技 

 

 

 

PCIe官方组织PCI-SIG协会在2020年2月27日发布了PCIe Gen5的首版Phy Test Spec规范V0.3,其中列举了PCIe Gen5的System和Addin Card物理层测试所需的测试项,特别需要强调的是,规范明确指出PCIe Gen5 System发送端测试将不再使用双端口(Dual-port)的方式进行,不再需要将data和clock同时接入示波器进行测试!

规范原文: “Dual-port method where clock and data is captured simultaneously will no longer be supported for 32GT/s.”

这就意味着,PCIe Gen5测试只需要将数据单独接入示波器进行测试,只需要用到两个高带宽通道即可,而不是像某仪器厂商臆测并大肆宣传的那样必须使用4通道50GHz示波器才能进行Gen5测试!这对广大PCIe5设计者来说无疑是一个福音,升级设备所需预算大幅降低,Gen5测试变得触手可及。

 ▼ 


什么叫Dual-port测试方法? 

这种测试方法最早提出是在PCIe Gen2。为了测试System而专门引入的 - Addin Card则一直都只需要采集Data即可。Dual-Port测试的时候需要将数据和时钟同时引入示波器中,然后用Intel提供的测试工具Sigtest进行分析,得到最终测试结果。

Sigtest使用规范要求的最小/最大的锁相环带宽&Peaking , 将100MHz Clock倍频到与Data同速率(如5GHz/8GHz/16GHz),然后应用不同的相位对齐参数将Data对齐倍频后的Clock,计算出所有这些组合里最恶劣的眼图和抖动指标。

Dual-Port在最新Gen5中被移除?

PCIe Gen2引入Dual-Port测量方法在当时是有其现实意义的,这种测试也延续到了Gen3和Gen4,但随着技术的发展,这种设计在Gen5已经不再有价值,因此在最新的Gen5 Phy Test Spec中被移除。规范做出这个决定是经过讨论研究后慎重决定的,我们挑其中的两点原因来简单谈谈:

1

PCIe Gen2  CDR能力有限,对于33KHz-2MHz范围内的低频抖动 (典型例子就是SSC扩频时钟)的抑制能力很弱。对于带SSC的System待测物,需要将数据和时钟同时捕获、互相参考才能得到准确的测量结果。而到了Gen5,无论是Common Clock还是SRIS架构都可以很好的抑制低频抖动,不再需要参考System提供的100MHz时钟。

 

2

PCIe2 Gen2的时钟规范是很宽松的,其抖动有效值小于3.1ps即可。如果System提供的100MHz参考时钟较差,数据参考时钟后测出的眼图和抖动也会较差,因此在评估Data信号质量时同时采集并对齐100MHz参考时钟就很有必要。而到了Gen5,对Clock的品质要求大大提高,时钟抖动有效值要求低至0.15ps,近乎理想时钟。数据眼图和抖动测量时使用参考时钟或使用软件算法时钟已经没有什么区别了,只需对时钟进行单独的测量以确保其品质就可以了。

除了只需要两通道就可以测量PCIe5这一大好消息之外,V0.3版PCIe Phy Test Spec 还明确列举了Gen5的测试项,这些测量项的定义和Gen4相比没有什么大的改变。

Electrical Compliance, Preset, Transmitter / Receiver Lin Equalization, 以及Addin Card专属的Pulse Width, Initial TxEQ, PLL Bandwidth等测量项都在Gen5里继承下来了。

规范中还提到了一些新的变化,比如AC Based Preset测试方法,将取代Gen1-4所使用的DC Based测量方法;新的System/Addin Card接收机校准流程后续将会推出, Gen5测试夹具的详细规格指标后续将会推出。

泰克PCIe物理层规范测试方案

泰克科技拥有业内完备的PCIe物理层规范测试方案,一直是行业内的佼佼者。早在2019上半年,泰克专家Dan Froelich曾在TIF和开放实验室系列活动中,已经为中国广大的客户普及了PCIe Gen5测试的概念和初步方法。

泰克科技公司旨在紧随PCIe技术发展的进程,同步发布相关的测试方案,力求为客户提供正确、及时的测试测量手段,确保顺利进行PCIe一致性测试及调试。

请保持对泰克科技的关注,我们也将在第一时间推送最新的PCIe测试技术的发展和演进。

注:Dan Froelich和David Bouse曾是Intel在PCI-SIG的重要代表,Dan Froelich是PCI-SIG 测试规范制定工作组Serial Enabling Workgroup 前主席, David Bouse是PCIe Gen4 PHY Test Spec的第一作者。


活动预告


泰克将于四月推出一系列PCIe的测试干货,包括最新“如何实现PCIe Gen3/Gen4接收端链路均衡测试的理论篇及实践篇”两篇文章,及“解决PCI Express 5.0测试方法和测量挑战”的演讲视频。敬请关注~

知识工程

按照应用领域分类

按照技术领域分类

视频展示

相关文件

暂时没有内容信息显示
请先在网站后台添加数据记录。